Por favor, use este identificador para citar o enlazar este ítem: http://hdl.handle.net/20.500.14076/2538
Registro completo de metadatos
Campo DC Valor Lengua/Idioma
dc.contributor.advisorSal y Rosas Celi, Damián Eleazar-
dc.contributor.authorAberga Farro, Pedro Pascual-
dc.creatorAberga Farro, Pedro Pascual-
dc.date.accessioned2017-03-21T00:31:01Z-
dc.date.available2017-03-21T00:31:01Z-
dc.date.issued2014-
dc.identifier.urihttp://hdl.handle.net/20.500.14076/2538-
dc.description.abstractEn la presente tesis se realiza el estudio y diseño de un Sistema Digital, basado en un procesador embebido en un FPGA, que permite verificar a distancia el funcionamiento de otro dispositivo. El sistema diseñado debe ser capaz de enviar y recibir señales usando diferentes protocolos de comunicación, tales como: paralelo, vía convertidor A/D (para el ingreso de información analógica al sistema) y vía convertidor D/A (para el envío de datos digitales desde el sistema). Asimismo se puede enviar y recibir información del sistema, vía Ethernet. Se hace uso de la metodología SoC (System on Chip), la cual es una creciente metodología de diseño en VLSI. Un tipo de SoC particular es el SoPC (System on a Programmable Chip), el cual es más flexible y apropiado para pequeños lotes de producción, ya que combina las ventajas del diseño SoC y PLD (Dispositivos de Lógica Programable) Se implementa una interface de usuario en Java SE. A esta interface se puede ingresar vía acceso remoto para realizar el seguimiento a distancia, también se puede implementar una LAN para acceder al sistema desde diferentes usuarios mediante la interface de Java. Una de las aplicaciones de este sistema es el ahorro en costos de equipamiento para dictar cursos que involucren dispositivos de alto costo, ya que éste dispositivo puede ser compartido, vía la interface de usuario, cuándo esté disponible la comunicación.es
dc.description.uriTesises
dc.formatapplication/pdfes
dc.language.isospaes
dc.publisherUniversidad Nacional de Ingenieríaes
dc.rightsinfo:eu-repo/semantics/openAccesses
dc.rights.urihttp://creativecommons.org/licenses/by-nc-nd/4.0/es
dc.sourceUniversidad Nacional de Ingenieríaes
dc.sourceRepositorio Institucional - UNIes
dc.subjectSistemas informáticos embebidoses
dc.subjectProtocolos de comunicaciónes
dc.subjectIngeniería electrónicaes
dc.titleDiseño e implementación de una plataforma virtual para sistemas embebidos utilizando un procesador Soft - core embebido en un FPGAes
dc.typeinfo:eu-repo/semantics/bachelorThesises
thesis.degree.nameIngeniero Electrónicoes
thesis.degree.grantorUniversidad Nacional de Ingeniería. Facultad de Ingeniería Eléctrica y Electrónicaes
thesis.degree.levelTítulo Profesionales
thesis.degree.disciplineIngeniería Electrónicaes
thesis.degree.programIngenieríaes
Aparece en las colecciones: Ingeniería Electrónica

Ficheros en este ítem:
Fichero Descripción Tamaño Formato  
aberga_fp.pdf5,97 MBAdobe PDFVisualizar/Abrir


Este ítem está sujeto a una licencia Creative Commons Licencia Creative Commons Creative Commons

Indexado por:
Indexado por Scholar Google LaReferencia Concytec BASE renati ROAR ALICIA RepoLatin UNI